深圳FPGA培训课程

面授小班
5600 /起
1148人看过
深圳培瑞设计培训中心
晚班周末班等1个班级
介绍
地址
相册
评价
学校

【课程简介】

CPLD,FPGA在现代电子产品设计中越来越重要,传统的系统设计方式总是令系统工程师捉襟见肘,比如视频采集,视频拼接,机器视觉,工业精确控制等等。同时也是ASIC 设计的主要前期验证途径,随着CPLD,FPGA芯片价格的下降,数字系统加入CPLD,FPGA设计成为系统工程师设计的重要设计手段,随着产品功能多样化需求的延伸,采用这一方法必将成为一种设计趋势,CPLD,FPGA设计系统更能体现产品的核心竞争优势,主要体现在产品功能差异化,知识产权保密性,系统稳定性等诸多方面。我们知道CPLD,FPGA 其内部被定制的是硬件电路,其实时性,稳定性,速度等,在有些应用领域是软件无法比拟的。

【学校概况】

LAYOUT工程师前景好,基础岗位需求大,是电子行业的朝阳职业。培瑞设计秉承科技、敬业、树人、勤奋、梦想的信念与精神,打造专业的PCB设计人才,力求务实,为广大求学者提供优质的教学服务。坚持业余教育正规化的原则,不断完善,不断自省,力求项目的精品化与专一性。配备优质的师资力量,良好的教学场地、器材及电脑,坚持用优质的性价比为社会为学员提供更优质的服务。专业的经验教学结合理论与实际操作的结合让学员在短快时间内达到专来工程师的素养,在工作中可独挡一面。

【主干课程】

阶段的课程主要帮助学员了解FPGA系统设计的基础知识,工欲善其事,必先利其器。掌握FPGA小系统硬件电路设计方法,学会运用Quartus II EDA工具,Modelsim来完成FPGA的设计,验证。即设计方法学。在这个阶段主要是让学员了解工具,怎样使用这些工具借助数字电路描述语言,描述不同的Module。为后面的HDL语言入门打好基础。

1.可编程逻辑设计技术简介

2.现代可编程逻辑设计技术特性,它能为我们做什么?

3.可编程逻辑器件硬件上的四大发展趋势

4.EDA工具设计方法及发展趋势

5.FPGA的设计流程

6.FPGA的常用开发工具,Altera  Quartus II 使用

7.数字电路仿真工具Modelsim 使用。

7.CPLD,FPGA其内部基本结构

8.主流低成本CPLD,MAX 系列,FPGA Cyclone系列介绍,硬件选型

第二阶段的课程主要帮助学员了解数字电路Verilog HDL 语言基础。数字电路描述语言包含二个子集,即可综合的语法子集,和仿真语法子集。通过实例让学员掌握这二个子集的应用是数字电路系统描述的基石。

1.Verilog HDL语言简介

2.Verilog HDL语言逻辑系统

3.Verilog HDL操作数和操作符

4.Verilog HDL循环语句,选择结构,和分配结构

5.Verilog HDL语言的数据类型和运算符

6.Verilog HDL语言的赋值语句和块语句,阻塞和非阻塞赋值语句

7.Verilog HDL语言的条件语句,包括IF语句和CASE语句的典型应用

8.Verilog HDL语言的其他常用语句,及其实例使用

9.Verilog HDL语言实现组合逻辑电路

10.Verilog HDL语言实现时序逻辑电路

11. Verilog HDL 实现顺序操作的重要手段状态机的设计

12. TASK和FUNCTION语句的应用场合

13. Verilog HDL语法结构-任务(TASK)

14. Verilog HDL语法结构-任务(FUNCTION)

15. 有限状态机(FSM)的设计原理及其怎样优化设计

16. 逻辑综合的原则以及可综合的代码设计风格

第三阶段的课程主要帮助学员了解Altera公司的NIOS II FPGA 软核处理器。

1. 基于FPGA的SOPC系统组成原理和典型方案

2. Altera公司的NIOS II 解决方案

3. 基于NIOS II的硬件系统设计流程 ,工具SOPC Builder , Qsys的使用

4. 基于NIOS II的软件系统设计流程 ,工具Eclipse 的使用

5. 基于NIOS II的软件系统调试方法

6.Alter的IP工具

7.IP的概念、Alter的IP

8.Alter可提供的IP

9. Alter IP在设计中的作用

10.使用Alter的基本宏功能

11.定制基本的宏功能

12.实现基本宏功能

13.设计实例

14.使用Alter的IP核

15.定制IP核

16.实现IP核

17.设计实例

第四阶段的课程主要是真枪实弹,辅导学员自己独立主导完成做一个项目,学员也可以提出在工作中的一个应用解决方案,作为实训,也可能是教学安排的基于FPGA 视频播放系统的设计实例,来检验整个课程的所学。

【教学方式】

教学采用开始集体讨论上一节课的学员疑问,做到问题不堆积,短的时间消化。接着是新的课程理论,代码讲解。随后是课堂练习,后是老师让学员回家需要完整的练习。为整个课程量身设计的FPGA 开发板**每位学员人手一套,方便学员课上,课后回家都可以随时练习,做到真刀真枪的强化训练。

每期班级均采用小班授课(6-8)人,多的学员下期学习。20%理论+80%实战实践,学习的过程中,有一位学习组长透过QQ,电子邮件收集学员的问题,负责总结,学员还可以通过QQ群分享上期学员老师讨论过的问题,做到先自己解决问题,以培养学员独立解决问题的能力。

提供一年的的免费技术支持服务,让学员在工作中仍然能得到老师的项目指导,(仅仅限于问题的解决方法)。

学员可以享受免费的推荐就业机会!

【课时设置】

周末班:上午9:30---15:00  下午:15:00----19:30

晚班:19:00---21:30

【师资力量】

主讲丁老师,10年电子产品系统设计经验,工程师,精通数字,模拟电路,6年FPGA系统级设计经验,曾任职深圳市多家外资企业产品系统设计,对高速电路,系统EMI 有丰富的经验,做过的系统包括:LED亮化工程控制器系统,多媒体教育系统(DTS)音视频采集,录播系统。汽车混合动力系统控制,工业精确控制系统。

【收费标准】

5600元。

【教学环境】

学校环境
学校环境

【培训前景】

怎样才能快速进入白领阶层,如果是一名普通的员工,怎样改变自己现状?

2003年,中国印制电路销售收入超过60亿美元,成为世界第二大印制电路生产大国,2006年中国PCB产值已超过120亿美元全国十几万电子、电器生产企业,Layout工程师的需求估计在30万以上。现代电子技术的高速发展,电子线路日趋庞大和复杂,电子线路辅助设计也同步快速发展,ALLEGRO高速设计工程师的职位需求大,前景好,只要够坚定,够刻苦,来到培瑞拿高薪不再是梦想!

相册
深圳宝安校区深圳宝安校区
深圳宝安校区深圳宝安校区
深圳宝安校区深圳宝安校区
深圳宝安校区深圳宝安校区
开班咨询
您想了解课程哪些方面呢?专业选校顾问为你1对1解答,帮你选好课程
开班时间课程费用开课校区周边交通授课师资上课时段招生对象其他咨询
在线提问
2018.04.09田*生137*****995咨询了上课时段
2018.04.27文*杰188*****360咨询了开班时间
2018.03.30韩*生173*****950咨询了开课校区
2018.03.12汪*生153*****879咨询了周边交通
2018.01.12范*生134*****980咨询了周边交通
2018.01.08李*生135*****503咨询了上课时段
2018.01.08家*光134*****160咨询了上课时段
2018.01.03小*士135*****613咨询了授课师资
2017.12.20史*生183*****871咨询了周边交通
2017.12.02蒲*生137*****754咨询了上课时段
2017.10.22刘*生158*****902咨询了授课师资
2017.09.23郑*健134*****281咨询了周边交通
2017.08.15张*生185*****806咨询了授课师资
2017.06.11邓*生132*****645咨询了周边交通
2017.06.08彭*士159*****049咨询了招生对象
2017.03.20裴*生150*****937咨询了周边交通
2017.03.02刘*士150*****809咨询了上课时段
2016.09.27王*生186*****954咨询了授课师资
2016.06.15王*东138*****206咨询了上课时段
2016.05.25谢*生137*****957咨询了授课师资
2018.04.09田*生137*****995咨询了上课时段
2018.04.27文*杰188*****360咨询了开班时间
正规学校正规学校助学补贴助学补贴优质服务优质服务
logo
免费试学
老师在线答疑
学校热线电话